# بسمه تعالى

<u>گزارش طراحی سی پی یو</u>

محمدصادق خراسانى

<u>95108008</u>

تمرین سری سوم

# شیوه ی کار و فرضیات اولیه باتوجه به طرح کلی:

ابتدا DATAPATHرا طراحي ميكنيم.

در ادامه شمای کلی DATAPATHرا میبینید.

در این شما از دو مالتی پلکسر 2 به 4 استفاده شده است که یکی مخصوص بردن حامل بر روی باس و دیگری مخصوص قرار دادن ادرس مطلوب بر روی ورودی ادرس مموری است.

اما شمای کنترل کلی دستورات با توجه به این که در ابتدا گفته شده بود تنها از خروجی 8 بیتی مموری برای دستورات میتوان استفاده کرد به صورت

fetch

Decode

Execute

مبباشد

چراکه در ابتدا گفته شده بود دستورات را 8 بیتی باید بخوانید در نتیجه فهمیدن تعداد operandها بسته به این که دستور چه باشد دار د.

که بعدا در cwپاسخ داده شد که میتوان 32 بیتی گرفت و مهم کارکرد مطلوبات است.

# برخى از توضيحات وفرضيات:

نکته ی اول در مورد ویرایش حافظه میباشد.

بدلیل محدودیت iterationها تعداد بایت های حافظه را از 65535به 4096رساندم که نهایتا با 12 بیت ادرس دهی میشود اما بدلیل ارائه ی ماژول با ادرس 32 بیت در ساخت دیتاپس از رجیستر های 32 بیتی استفاده شده است.

البنه برای تست کردن نهایی مجبور شدم حافظه را به 256خانه کوتاه کنم تا کوارتیوس توان شبیه سازی نهایی را داشته باشد.

در غیر این صورت کوارتیوس ارور کمبود فضا میدهد و روند کاپایل و شبیه سازی بسیار کندی خواهد داشت.

دوراه برای استفاده از حافظه ارائه شده است که هر دو قابل برنامه ریزی هستند

در دیتا پس کنونی برای جلوگیری از دسترسی قسمت های حافظه راه دوم بهتر شمارده شده است اما بدلیل اینکه مقدار حافظه را 256 بایت کردم(برای تست کردن)از راه اول استفاده کرده ام(تا بتوانم تست بگیرم)

#### راه اول:

حدود 10 خانه ی اول حافظه به این قضیه به راحتی مقادیر اولیه ی پوینتر ها اختصاص داده شود که با توجه به این قضیه به راحتی میتوان محدوده هایی که برای stack دیگر قسمت های حافظه اشاره میکند را تغییر داد.

علاوه بر این برای z56 varnum خانه ی اول یه دوم اختصاص داده شده است.در وافع امکان برای هر دوتا باز است و با اضافه کردن یک گیت میتوان ان را تغییر داد.یعنی دیتاپس برای هر دو سازگار است.برای constها 256تا خانه ی دوم یا 10 ام حافظه اشاره میشود مانند varnumقابل تغییر است.و برای stackهم از یک جایی که در همان initialمشخص میشود تاا انتهای حافظه در نظر گرفته شده است. و برای قسمت دستورات هم با استفاده از همان قسمت اnitialبه نقطه ی شروع دلخواه jumpمیشود.

البته میتوانیم این 10 خانه ی اول حافظه را کاملا از varnumجدا کنم ولی به دو دلیل دارد که 256خانه ی اول را با صرف نظر از 10 خانه ی initialبه وارنیوم و 256 تای دوم به constها اشاره شده است که هیچ کدام از 4 قسمت گفته شده از حافظه به هم دسترسی ندارند

یک : جلو گیری از اتلاف فضای بینابینی 10 خانه ی initial و نقطه ی شروع varnum

دو : جلو گیری از بیچیدگی ادرس دهی حافظه که به سادگی انجام شده است.

این تقسیم بندی این گونه عمل شده است که

## توضیحات راجع به 10خانه ی اول initial

در ابتدا که پر دازنده شروع به کار میکند

همه ی مقادیر رجیستر ها صفر میشود و این یعنی pcمقدار 0 را اتخاذ میکند...در خانه ی اول حافظه دستوری در نظر گرفته شده است برای ست کردن مقدار sp ...پس عددی از ادرس حافظه را میدهیم که تا انتها مال stackباشد. سپس دستور sp ...پس عددی از ادرس حافظه را میدهیم که تا انتها مال econst باید او قبل از stackها)میبرد.و پایس p ایس در ان نوشتیم طبیعتا بعد از stackها و قبل از stackها)میبرد.و در ان جا به ترتیب دستورات اجرا میشوند.و این تا جایی پیش میرود که دستورات تمام شوند یا مانند کامپیوتر پایه به دستوری مانند با مانند کامپیوتر پایه به دستوری مانند با hult بخوریم که انتهای هر برنامه نوشته میشود ) پایان کار سی پی یو میباشد.

#### راه دوم:

این است که مقدار بیت های خروجی از رجیستر های SPیاSو..را کنترل کنیم .CPPو VARNUMمانند حات قبل است اما برای SPیا PCیا PCیا PCیه ترتیب بیت 17 و 18 هر کدام را به 1 منطقی وصل کنیم تا و آن ده خانه ی اول حافظه را برای Islinitialکردن آن ها قرار ندهیم که این موضوع باعث این مورد میشود که بیت های ادرس دهی برای هر کدام متغییر باشد (به ترتیب 16 و 17) و علاوه براین مقداری از حافظه هدر خواهد رفت بیس در این جا همان راه اول در نظر گرفته میشود.

برای دستورات که دارای اپرند های دوبایتی یا تک بایی هستنداین گونه در حافظه قرار میگیرند که ابتدا کد 8 بیتی دستور میآید و سپس اپرند آن(درصورت وجود)

اگر اپرند دو بایتی باشد ابدا بایت کم ارزش و سپس بایت پر ارزش قرار خواهد گرفت.

در صورتی که دستوری با اپرند offsetباشد با توجه به اینکه pcجمع کننده ی داخلی دار د(در ادامه توضیح داده خواهد شد)عملیات branchدر یک کلاک انجام خواهد گرفت علاوه بر این نیازی به ویرایش آن وردی که دو بایت اولش offsetهست نممیباشد چراکه با توجه به ماژول حافظه فقط 16 بیت اول آن برداشت میشود و بقیه ی بیت ها مورد استفاده نخواهند بود.

# اما روند كار:

ایتدا رجیستر هایی ساخته شده است که ورودی LOADوINC و Mle Malance شامل میشوند.

این رجیستر ها در اندازه های 8 ,16و 32 بیتی ساخته شده اند که همه ی ان ها از Dفلیپ فلاپ ها بهره میبرند.

اما در این ساختار دور جیستر هست که بدیل خاص بودن ویژگی هایی که دارند لازم به توضیحات بیشتری راجع به ان ها دیدم

#### رجيستر SP:

این رجبیستر برای اشاره به قسمت استک حافظه استفاده میشود که بدلیل انکه ماژول حافظه 32بیت خروجیش با هم همپوشانی دارند باید پوینتر استک 4 تا جابجا شود.

پس کنترل لود (برای مقدار دهی اول) و اینکریمنت4 تایی برای این پونتر گذاشته شده تا از پیچیدگی جمع و تفریق 4 تایی کاسته شود.

#### رجيستر:PC

این رجیستر عملیات INCرا دارد این کنترل با افزایش یدونه ایی ادرس حافظه بایت به بایت جلو میرود و دستورات را میخواند.

اما نکته ایی که دارد این است که دستوری که از این رجیستر زیاد استفاده میکند دستور branchمیباشد.

بدیل اینکه گفته شده این دستور در صورت اجرا باید مقدار فعلی PCرا با خود جمع کند پس کنترل SelfAdderبرای ان قرار داده شده است تا با یک کلاک جمع کقدار فعلی با مقدار offsetانجام شود.

رجیستر های دیگری هم وجود دارند که برای محاسبه و خواندن دستورات استفاده میشوند.

## اما توضیح راجع به رجیستر OP

این رجیستر برای کنترل خروجی مموری استفاده میشود.

مثلاً برای حالتی که قرار است یک بایت به استک پوش شود باید 24 بیت باقی صفر شوند پس این رجیستر فقط باید 8 بیت اول را لود کند و بقیه ی بیت های خروجی مموری را صفر کند.

درواقع ساختار این رجیستر 32 بیتی از کنار هم ماندن دو رجیستر 8 بیتی (OPO,OP1)و یک رجیستر 16 بیتی دارد.

ورودی ادرس مموری با توجه به یک مالتی پلکسر 2 به 4 انتخاب میشود.

مقدار آنی باس هم یکی از 4 رجیستر OPوTMPوDRویا خروجی مموری تامین میشود که این هم به یک مالتی پلکسر 2 به 4 نیاز دارد.

در ادامه شمای دیتا پس و RTLها و MICRO operationها را میبینیم.

## رجيسترTMP

برای قرار دادن حاصل محاسبات در آن انجام میشود که در مواقع لازم میتواند بر روی باس برود.

## اما شیوه ی decodeکردن دستور ها:

ابتدا با ریست شدن سی پی یو مقادیر اولیه رجیستر ها ها همه صفر در نظر گرفته میشود...

10 خانه ی اول رم را برای initialکردن اولیه ی مقادیر اشاره گر ها ست میشود.

به همین منظور دستوری به دستور ها برای ست کردن spاضافه شده است. (با کد دستوری 0x11)

با قرار گرفتن باید ها در رجیستر 8 بیتی IRآن را DECODEمیکنیم.

دیکود کردن این رجیستر با استفاده از دو انکودر ⊙انجام میشود که قابلیت گرفتن 256تا دستور را میتوان از آن داشت.

به اینصورت که 4 بیت اول و 4 بیت دوم هر کدام به یک انکودر کبه 16 میرود هر انکودر خروجی هایی به پارامتر D,Sمیدهند.(با اندیس های 0 تا 15)

|         |  |  |  |                                                  | •••••      |
|---------|--|--|--|--------------------------------------------------|------------|
| ِدہ است |  |  |  | ِل کردن سی پی<br>ت زده میشود و                   |            |
|         |  |  |  | سیگنال های کنت<br>مان هایی که منه<br>هایمان نشود | ست که در ز |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |
|         |  |  |  |                                                  |            |





برای هر دستور RTLمربوطه نوشته شده و سپس برای هر کدام میکرواپریشن لازمه با توجه به دیتا پس ایجاد شده است.

| ox10 :  | SP-SP+E<br>M[SP] = M[PC] SC=0  (6 RTL SH)                                                                |  |  |  |  |  |  |
|---------|----------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|
| ∘× ∧7 ; | PC - PC + MEPCJ SC - 0                                                                                   |  |  |  |  |  |  |
| ox 60;  | M[SP] = M[SP+E] +M[SP] SC =.                                                                             |  |  |  |  |  |  |
| ∘×99:   | DR = MESPJ, Spe-sp-e, if (DR==0) pc= pc+M[re]<br>Sc=0                                                    |  |  |  |  |  |  |
| ox 9B;  | DR = M[SP], SP = SP-t if (DR LO) PC = PC+M[PC] SC = 0                                                    |  |  |  |  |  |  |
| ox9F:   | PR = M[SP], $SP = SP = E$ $AC = M[SP]$ $SP = SP = E$ if $(AC = = DR)$ $PC = PC + M[RC]$ ; $E$ . $SC = E$ |  |  |  |  |  |  |
|         | num] = Const + M[varnum] SC = 6  - SP+E = M[varnum] SC = 6                                               |  |  |  |  |  |  |
|         | [varnum] = M[sp] spesp-a sceo                                                                            |  |  |  |  |  |  |
| 0x64:   | OR EM[SP] SPESP-A  AC EMESP]  MESP] EDR-AC SCEO                                                          |  |  |  |  |  |  |

```
در اینجا هم میکرواپریشن ها را مشاهده میکنیم.
      ر سررات بر ازنده (به حالت معلم ارسین) و کنترل فانکس ها رای سنم.
DIS.TI: OP -- , OP - MEPCI, SPESP+E
" " Tr : MESPJE OP , PC = PC+1, SCE
DISTI : PC & PC + M[PC], SCE.
DESTI: DRE MESPJ, SPESP-E
" "Tre AC - MISPT
" " To: TMP - AC+DR
        M[SP] = TMP, SCE.
11 11 TES
DaSaTis DR- MISPJ, SP- SP-E
" "Tr: if (DR == 0) PC - PC + MCPC]
" " THE PC = PC +1
11 11 Tes
        PC = PC+1, SC= 0
DASITI: DR = MISP], SP = SP-E
" Tro if ( DR[r] == +) PC = PC+1
" " To: if ( DRCEIJ == 1) PC - PC+1, SC -.
" TES PC - PC+M[PC] , SCE-0
DASIATI: DRE MESPJ, Spe Sp-&
" " Tr: AC - MESPJ , SP - SP-E
```

" " Tr: 
$$AC = MDP$$
) ,  $SP = SP - E$ 

" " Tr:  $AC = MDP$ 

" " Ta:  $AC = TMP$ 

" " Ta:  $AC = TMP$ 

" " Ta:  $AC = TMP$ 

" " Ty:  $AC = PC + I$ 

" " Tv:  $AC = PC + I$ 

" Tv:  $AC = P$ 

```
DASETI: OPELCO, OPO MEPCJ
" " Tr: LV = OP, PC = PC+1
" " Tre DR = MELV]
" " Tes Op Co, op EMERCJ, PCEPC+1
" " To: AC - OP
" " Ty: TMP = AC + DR
" " TV: MELVI -TMP, SC - 0
DISTI: OP _ OP _ MEPC]
" " Tr: LVE OP , PC - PC+1
" " Tre DR = MELV], SP = SP+6
" " Te: M[SP] - DR, SC - 0
DS, Ti: DR - M[SP], SP - SP-E, OP ---
" Tr: OP - MEPC]
" Tr: LV = OP, PC = PC+1
" " Tes M[LV] - DR, SC - 0
Dy S. Ti: DR - MESPJ, SP - 5P-6
" Tr: AC - M[SP]
" " Te: TMP - AC - DR
        MISPI - TMP, SCE.
11 " TE:
D.S.T.: SCE
DISITI: SP = MEPCJ, PC = PC+1
" Tr: PC - PC+1
" " Te:
      PC -PC+1
" " Te: PC - pc+1, Sc - 0
```

نحوه ی کار را در توضیحات آتی میبینیم:

برای هر رجیستر با استفاده از کنترل های آن در میکرو اپریشن ها نگاه میشود و کنترل فانکشن ها ی مربوطه با هم ORمیشوند.

برای کنترل یونیت باسی تحت عنوان CntrlSignalخارج میشود که سیگنال های کنترلی برای رجیستر ها و مالتی پلکسر ها را تولید میکند.

برای انجام این کار به هر کدام از کنترل ها یک شماره نسبت داده شده است که در کنترل یونیت همان شماره با استفاده از کنترل فانکشن ها تولید میشود.

در زیر شماره ی هر کدام از کنترل های رجیستر ها را میبینیم.

Load[IR] : d

(selfAldo) Load [PC]: 4

INC[PC]: V

LD[SP] : Y

INC+[SP]: 1

DeCt [SP] : 9

LDELVJ:1.

LO [CPP]: 11

LO [DR] : IT

LD [AC]: IT

LD[TMP] :16

LD[0Po]: 18

CLR[0P-1]: 19

INC [OP.]: IV

( banks) MUX [r:6] . [1..0]

(whok) MUX [x:6] : [6..4]

ALU Control : [Tr.. 11]

و در ادامه کنترل های هر کدام را که در کنترل یونیت سیم بندی شده است را مشاهده میکنید.

INCEPCI: Diso Tr + Dasa (Ta+T4) + Das, DRECT ETT+Te]+

Dass (T4+Tv) + To + Dasa Te + Pos, Tr+

Diso Tr + Diso (Ti+Tr+Te+Te)

Belf Adder [PC]: P. S.T. + Da Saz (Te) + Da SiTa + Da Sita Z

INC+ [SP] = DISITI + DISATE

Dec4 [SP] = N4 S.T1 + N4 S4 T1 + N4 S16 (T1+Tr) + N4 S4 T1
+ N4 SET1

LD [LV] = DASETT + DISATT + DOSETTE

LD[DR] = Ny So TI + Na SaTI+ Na SaTI+ Na SaTI+ Na SaTru + Na SaTru

LD[AC] = D45, Tr + D45, (Tr+TE) + D, SET, + D, SETa

LD [TMP] = D& STEV + D& SIX TEV + D& SETEV

LD[OP.] = DISTI+DIS(TI+TE) + DISTI + DUS, TY

CLREOPEJ: DIS.TI + DISETI+QSATI

[PC] MUX[r:e]: NS, TI+MS, (TI+TO)+ N, S, TI+D, S, TI+D, S, TI+D, S, (To-Ty)z
+ N, S, To+ MS, Toz

[SP] max [rie]: Dis. Tr + Dys. (Ti+Tr+Te) + Dys. (Ti+Tr) + Dys. (Ti+Tr)

Dys. (Ti+Tr) + Dis. Te+ Pes, Ti + Dys. (Ti+Tr+Te)

[LU] = DA & T+ + D, SoTC+ DCSTE+DSE TO

SC = D, S, Tr+D, S, T, + D, S, T,

Start: M.S. (TI+Tr) + DI.SVTI + DYS. (TI+Tr+Te) + DYS. (TI) + DYS. ZTr + DYS. (TI+Te) + DYS. (TI+Tr+To) + DYS. (TIFE+Tr+Tv) + DYS. (TI+Tr+Te) + DYS. (TI+Tr+Te)

```
در انتها تستی برای شما قرار داده میشود که لود شدن مقدار SP دستور BIPUSH پس از آن اجرا میشود.

در واقع در این تست خانه های مموری اینگونه که در شکل زیر میبینیم مقدار دهی اولیه شدند.

array[0] <= 8'b0001_0001;

array[1] <= 8'b0000_0000;

array[2] <= 8'b0000_0000;

array[3] <= 8'b0000_0000;

array[4] <= 8'b0000_0000;

array[5] <= 8'b0001_0000;
```

کد بالا آدرس 32 را در SPنخیره میکند.

این نقطه ی شروع استک در این تست در نظر گرفته شده است (به عنوان پایه ی استک)که مقدار آن صفر خواهد بود و استک برای پوش کردن های بعدی ابتدا 4 واحد به ادرس خود اضافه میکند که همانطور که میبینید مقدار 34 در نهایت در خانه ی 36 حافظه ذخیره شده است.

array[6] <= 8'b0010 0010;

خروجی این قطعه دستور را در شبیه ساز کورارتیوس میبینیم.

درواقع در کد بالا قرار است عدد 34 در خانه ی 36 حافظه (در جایی که پوینر SPبعد از اضافه شدن به عنوان نقطه ی بالای استک اشاره میکند)ذخیره شود که در قسمت ابی رنگ این نتیجه مشهود است.

